2.6 AND/OR GATES






1. Tujuan [kembali]
    Mempelajari, memahami cara kerja, dapat melakukan simulasi dari rangkaian gerbang OR/AND serta mampu membuktikan tabel kebenaran dari rangkaian gerbang OR/AND.

2. Alat dan Bahan [kembali]

   1. Gerbang AND
 

Gerbang AND atau disebut juga "AND GATE" adalah jenis gerbang logika yang memiliki dua input (Masukan) dan satu output (keluaran).   


 2. Gerbang OR


Gerbang OR atau disebut juga "OR GATE" adalah jenis gerbang logika yang memiliki dua input (Masukan) dan satu output (keluaran). Meskipun memiliki pengertian yang sama dengan gerbang OR tapi memiliki perbedaan pada simbol dan tabel kebenaran. 

   
 3.LED

LED adalah suatu komponen elektronika yang terbuat dari bahan semikonduktor dan dapat memancarkan cahaya apabila arus listrik melewatinya. 


 4. Switch


Fungsi switch pada rangkaian elektronika sesungguhnya alat yang dapat atau memiliki fungsi untuk menghubungkan dan memutuskan aliran listrik (arus listrik) pada jaringan arus listrik kuat maupun jaringan arus listrik yang lemah.

   
5. POWER

   6. Ground


Ground adalah titik kembalinya arus searah atau titik kembalinya sinyal  bolak balik atau titik patokan dari berbagai titik tegangan dan sinyal listrik dalam rangkaian elektronika.


3. Dasar Teori [kembali]



1.         Gerbang AND
Gerbang AND akan berlogika 1 atau keluarannya akan berlogika 1 apabila semua masukan / inputannya berlogika 1, namun apabila semua atau salah satu masukannya berlogika 0 maka outputnya akan berlogika 0.     



gambar Gerbang AND 


                     Tabel  kebenaran

Input A
Input B
Output 
0
0
0
0
1
0
1
0
0
1
1
1

2.      Gerbang OR
            Gerbang OR akan berlogika 1 apabila salah satu atau semua inputan yang dimasukkan bernilai 1 dan apabila keluaran yang di inginkan berlogika 0 maka inputan yang dimasukkan harus bernilai 0 semua.



    Gambar Gerbang OR


                           Tabel kebenaran

Input A
Input B
Output Y
0
0
0
0
1
1
1
0
1
1
1
 
  4. Prinsip Kerja [kembali]
a. Gerbang AND


Gerbang AND akan berlogika 1 atau keluarannya akan berlogika 1 apabila semua masukan / inputannya berlogika 1, namun apabila semua atau salah satu masukannya berlogika 0 maka outputnya akan berlogika 0.    
Pada rangkaian gerbang AND seperti gambar 35 yaitu dengan memakai rumus KVL. Jika V1=’1’ dan V2= ‘0’ maka dioda D1 tidak aktif karena kaki Anoda bertegangan 10 Volt dan kaki katoda bertegangan 10 Volt juga. Dioda D2 aktif sehingga tegangan output VO= Vi-VR= VD2= 0,7 Volt (berlogika ‘0’).

Bentuk rangkaian gerbang AND pada proteus :


b.      Gerbang OR
         
            Gerbang OR akan berlogika 1 apabila salah satu atau semua inputan yang dimasukkan bernilai 1 dan apabila keluaran yang di inginkan berlogika 0 maka inputan yang dimasukkan harus bernilai 0 semua.
Seperti gambar rangkaian 34 diatas bahwa V1= 10 V (berlogika ‘1’) dan V2= 0 Volt (berlogika ‘0’) maka hasil tabel kebenaran adalah berlogika ‘1’ (VO= 10 Volt). Dengan memakai rumus KVL akan mendapatkan hasil yang sama, yakni dengan V2 di-ground maka dioda D2 tidak aktif dan dengan V1 berlogika ‘1’ maka ada arus dari V1=10 V melalui R = 1k Ω ke ground. Dimana, VO paralel dengan tegangan di R sehingga VO= VR= V1–VD= 10 –0,7 = 9,3 V (logika ‘1’). Jadi hasilnya sama dengan di tabel kebenaran yaitu berlogika ‘1’.

Bentuk rangkaian gerbang OR pada proteus

  5. Video [kembali]
 
                                                      GERBANG AND  

 




6. Link Download [kembali]


materi <klik disini>

video 1 <klik disini>
video 2 <klik disini>
rangkaian 1 <klik disini>
rangkaian 2 <klik disini>

Tidak ada komentar:

Posting Komentar